·¡Æ¼½º ¹ÝµµÃ¼´Â MIPI D-PHY ±â¹Ý ÀÓº£µðµå ºñÀü ½Ã½ºÅÛÀ» À§ÇÑ CrossLinkPlus FPGA Á¦Ç°±ºÀ» ¹ßÇ¥Çß´Ù.
CrossLinkPlus µð¹ÙÀ̽º´Â Çõ½ÅÀûÀÎ ÀúÀü·Â FPGA Á¦Ç°À¸·Î, ÀνºÅÏÆ®-¿Â ÆгΠµð½ºÇ÷¹ÀÌ ¼º´ÉÀ» À§ÇÑ ³»ÀåÇü Ç÷¡½Ã ¸Þ¸ð¸®¿Í Çϵå¿þ¾î ±â¹ÝÀÇ MIPI D-PHY ¹× °í¼Ó I/O¸¦ ºñ·ÔÇÏ¿© À¯¿¬ÇÑ ¿Â-µð¹ÙÀ̽º ÇÁ·Î±×·¡¹Ö ±â´ÉÀÌ Æ¯Â¡ÀÌ´Ù.
ÀÌ¿Í ÇÔ²² ·¡Æ¼½º´Â Áï½Ã »ç¿ëÇÒ ¼ö ÀÖ´Â IP¿Í ·¹ÆÛ·±½º µðÀÚÀεµ ÇÔ²² Á¦°øÇÔÀ¸·Î½á °í°´ÀÌ »ê¾÷, ÀÚµ¿Â÷, ÄÄÇ»ÆÃ, ÄÁ¼ö¸Ó ¾ÖÇø®ÄÉÀ̼ÇÀ» À§ÇÑ °ÈµÈ ¼¾¼ ¹× µð½ºÇ÷¹ÀÌ ºê¸®Â¡°ú ¾Ö±×¸®°ÔÀ̼Ç, ±â´É ºÐÇÒ, ±× ¹Û¿¡ ÀϹÝÀûÀÎ ¿ä±¸»çÇ×µéÀ» º¸´Ù ½Å¼ÓÇÏ°Ô ±¸ÇöÇÒ ¼ö ÀÖ°Ô Çß´Ù.
°³¹ßÀÚµéÀº ÀÓº£µðµå ºñÀü ½Ã½ºÅÛ¿¡ ¿©·¯ À̹ÌÁö ¼¾¼³ª µð½ºÇ÷¹À̸¦ Ãß°¡ÇÔÀ¸·Î½á »ç¿ëÀÚ °æÇèÀº °ÈÇϸé¼, ´Ù¸¥ ÇÑÆíÀ¸·Î ½Ã½ºÅÛ ºñ¿ë°ú Àü·Â ¿¹»ê¿¡ ´ëÇÑ ¿ä±¸»çÇ×µéÀº ÃæÁ·Çϱ⸦ ¿øÇÑ´Ù.
·¡Æ¼½º´Â CrossLinkPlus FPGA·Î ÀÌ °°Àº ¿ä±¸¸¦ ÃæÁ·ÇÑ´Ù.
3.5 x 3.5mmÀÇ ¼ÒÇü Å©±â¿¡ 300µW ÀÌÇÏÀÇ ÀúÀü·Â Ư¼ºÀ» ³ªÅ¸³»´Â CrossLinkPlus Á¦Ç°±ºÀº Çϵå¿þ¾î ±â¹ÝÀÇ MIPI D-PHY¿Í ÇÔ²², OpenLDI¿Í RGB °°Àº ÀÎÅÍÆäÀ̽º¸¦ À§ÇÑ ¹æ´ëÇÑ °í¼Ó I/O, ±×¸®°í ¿ÂĨ ºñÈֹ߼º Ç÷¡½Ã ¸Þ¸ð¸®¸¦ Áö¿øÇϱ⠶§¹®¿¡ ÀÓº£µðµå ºñÀü ¾ÖÇø®ÄÉÀ̼ǿ¡ ƯÈ÷ ÀÌ»óÀûÀÌ´Ù.
CrossLinkPlus´Â ÀÌ ¿ÂĨ Ç÷¡½Ã ¸Þ¸ð¸®¸¦ ÅëÇØ ÀνºÅÏÆ®-¿Â ±â´ÉÀ» Áö¿øÇϸç, »ç¿ëÀÚ°¡ µð¹ÙÀ̽º¸¦ À¶Å뼺 ÀÖ°Ô ÀçÇÁ·Î±×·¡¹Ö ÇÒ ¼ö ÀÖµµ·Ï ÇÑ´Ù. |