·¡Æ¼½º ¹ÝµµÃ¼°¡ ÀÚ»çÀÇ »õ·Î¿î ·¡Æ¼½º ³Ø¼½º FPGA Ç÷§ÆûÀ» ±â¹ÝÀ¸·Î Á¦ÀÛµÈ Ã¹ ¹ø° FPGA µð¹ÙÀ̽ºÀÎ CrossLink-NX¸¦ Ãâ½ÃÇÑ´Ù°í ¹àÇû´Ù.
½ÅÁ¦Ç°Àº Çõ½ÅÀûÀÎ ÀÓº£µðµå ºñÀü ½Ã½ºÅÛ °³¹ßÀº ¹°·Ð, Åë½Å, ÄÄÇ»ÆÃ, »ê¾÷, ÀÚµ¿Â÷, ÄÁ¼ö¸Ó ½Ã½ºÅÛ¿ë ÀΰøÁö´É ¼Ö·ç¼Ç °³¹ß¿¡ ÇÊ¿äÇÑ ÀúÀü·Â, ¼ÒÇü ÆûÆÑÅÍ, ½Å·Ú¼º, ¼º´É Ư¼ºÀ» ¸ðµÎ °®Ãè´Ù.
¹«¾î ÀλçÀÌÃ÷ ¾Ø ½ºÆ®·¡Æ¼ÁöÀÇ ¼³¸³ÀÚ°â ´ëÇ¥ÀÎ ÆÐÆ®¸¯ ¹«¾îÇìµå´Â “5G Ä¿³ØƼºñƼ, Ŭ¶ó¿ìµå ±â¹Ý ºÐ¼®, °øÀå ÀÚµ¿È, ½º¸¶Æ®È¨ °°Àº ÃֽŠ±â¼ú µ¿ÇâµéÀÌ ¸Ó½Å·¯´×(ML)À» Áö¿øÇÏ´Â ÀÓº£µðµå ºñÀü ¼Ö·ç¼Ç¿¡ ´ëÇÑ ¼ö¿ä¸¦ À̲ø°í ÀÖ´Ù. ÇÏÁö¸¸ µ¥ÀÌÅÍ Áö¿¬, ºñ¿ë, °³ÀÎÁ¤º¸ À̽´ µî Ŭ¶ó¿ìµå ±â¹Ý ML ºÐ¼®°ú °ü·ÃÇÑ ¿©·¯ À̽´µéÀÌ ´ëµÎµÇ¸é¼, °³¹ßÀÚµé »çÀÌ¿¡¼´Â µ¥ÀÌÅÍ Ã³¸®¸¦ Ŭ¶ó¿ìµå¿¡¼ ¿§Áö·Î ¿Å±â°íÀÚ ÇÏ´Â °ü½ÉµéÀÌ »ý°Ü³ª°í ÀÖ´Ù. ÇÏÁö¸¸ À̸¦ À§Çؼ´Â OEMµéÀÌ °í¼º´É µ¥ÀÌÅÍ ÇÁ·Î¼¼½Ì, ÀúÀü·Â µ¿ÀÛ, ¼ÒÇü ÆûÆÑÅÍ Æ¯¼ºÀ» Á¦°øÇÏ´Â ¿§Áö AI/ML Ãß·Ð ¼Ö·ç¼ÇÀ» È°¿ëÇÒ ¼ö ÀÖ¾î¾ß ÇÑ´Ù”°í ¸»Çß´Ù.
FPGA´Â º´·Ä·Î ±â´É ¼öÇàÀÌ °¡´ÉÇÏ´Ù´Â Á¡¿¡¼ ÀÓº£µðµå ºñÀü ¹× AI ¾ÖÇø®ÄÉÀ̼ǿëÀ¸·Î ¸Å¿ì °æÀï·Â ÀÖ´Â Çϵå¿þ¾î Ç÷§ÆûÀ¸·Î Æò°¡µÈ´Ù.
ÀÌ º´·Ä ¾ÆÅ°ÅØó´Â µ¥ÀÌÅÍ Ãß·ÐÀ» Æ÷ÇÔÇÑ Æ¯Á¤ ÇÁ·Î¼¼½Ì ¿öÅ©·Îµå ó¸® È¿À²À» Å©°Ô ³ô¿©ÁØ´Ù. |