테크노아
> 뉴스 > 해외
Seagate, 데이터 이동성과 신뢰성 강화 위해 RISC-V 코어 설계
장민영 기자  |  technoa@technoa.co.kr
폰트키우기 폰트줄이기 프린트하기 메일보내기 신고하기
승인 2020.12.09  17:53:36
트위터 페이스북 미투데이 요즘 네이버 구글 msn

Seagate Technology plc가 개방형 RISC-V ISA를 기반으로 2개의 프로세서를 설계했다고 발표했다.

Seagate는 고성능과 영역 최적화 구현을 위해 표준 사용 가능한 두 코어를 디자인했다.

고성능 프로세서는 이미 RISC-V 지원 실리콘으로 구축되어 하드 디스크 드라이브에서 작동을 시연했고, 영역 최적화 코어는 설계를 마치고 현재 제작 진행 중이다.

두 프로세서 모두 RISC-V 보안 기능을 제공하기 때문에 대량의 데이터가 이동하는 시대에 필수적인 요소인 엣지와 클라우드 간 데이터 신뢰성, 보안 및 이동성이 더 강력해지는 이점이 있다.

RISC-V Summit 2020온라인 행사에서 공개된 이번 프로세서는 Seagate가 RISC-V International과 수년 간 진행해온 협업의 첫 결과물이다.

Seagate 응용 프로그램별 통합 회로 개발 부사장인 Cecil Macgregor는 “씨게이트는 작년 한 해 10억 개에 달하는 코어를 출하하며 SoC 설계에서 상당한 전문성을 쌓았다”고 전했다. 그는 “이제 우리는 미래 제품에 핵심적인 맞춤형 RISC-V 코어를 우리 제품 포트폴리오에 추가할 능력을 갖추게 되었다. 현재 우리는 기업 데이터가 전례 없이 급증하는 시대에 살고 있다. 기업 데이터의 대부분은 항상 이동 중에 있으며, 코어를 통해 디바이스에서 공통 RISC-V ISA를 공유할 수 있도록 지원한다. 개방형 보안 아키텍처를 사용하면 더 안전한 데이터 이동이 가능하다”고 덧붙였다.

고성능 코어는 기존 솔루션에 비해 실시간 및 중요 HDD 워크로드 성능을 최대 3배까지 향상시킬 수 있다. Seagate는 초기 사용 사례에서 이 코어를 통해 실시간 처리 가능 능력을 대폭 향상할 수 있었다.

이 프로세서는 고급 서보 알고리즘을 구현함으로써 실시간 프로세싱 역량을 높일 수 있다.

영역 최적화 코어는 고도로 구성 가능한 마이크로 아키텍처 및 기능 세트가 특징이다.


폰트키우기 폰트줄이기 프린트하기 메일보내기 신고하기
트위터 페이스북 미투데이 요즘 네이버 구글 msn 뒤로가기 위로가기
이 기사에 대한 댓글 이야기 (0)
자동등록방지용 코드를 입력하세요!   
확인
- 200자까지 쓰실 수 있습니다. (현재 0 byte / 최대 400byte)
- 욕설등 인신공격성 글은 삭제 합니다. [운영원칙]
이 기사에 대한 댓글 이야기 (0)
e피플
[e피플] 나이가 대수? 공조냉동기계기능사 필기시험 100점 맞은 NCS교육생
[e피플] 나이가 대수? 공조냉동기계기능사 필기시험 100점 맞은 NCS교육생
나이가 들면 들수록 공부하기가 어렵다는 말이 있다. 더군다나 실업인 상태에서 공부하는 것이라면 부담이 더 클 수 밖에 없다.하지만 이를 비웃듯이 극복하고, 올해 2월 공조냉동기능사...

제호 : 테크노아  |  발행인 : 김필규  |  편집인 : 김필규  |  청소년보호책임자 : 박상규
서울지사 : 서울특별시 구로구 디지털로32가길 18, 7F | 제보 : it@technoa.co.kr
발행소 : 전라북도 전주시 완산구 전룡6길 6 3F | 등록번호 : 전라북도 아00057
등록일자 : 2008년 1월 14일  |  대표전화 : 070-8755-6291  |  FAX : 02-6280-9562
Copyright © 1999-2017 테크노아. All rights reserved. mail to technoa@technoa.co.kr